# Oscilador senoidal controlado numéricamente (NCO senoidal)

Guillermo F. Caporaletti

gcaporaletti@fi.uba.ar

Junio de 2023



Carrera de Especialización en Sistemas Embebidos Curso de Circuitos Lógicos Programables

# Índice

| 1. | Intro                                       | oducción                                            | 3   |  |  |  |  |
|----|---------------------------------------------|-----------------------------------------------------|-----|--|--|--|--|
|    | 1.1.                                        | Descripción general                                 | 3   |  |  |  |  |
|    | 1.2.                                        | Ecuaciones básicas                                  | 4   |  |  |  |  |
|    | 1.3.                                        | Variando la frecuencia                              | 4   |  |  |  |  |
|    | 1.4.                                        | Resolución y rango de frecuencia                    | 4   |  |  |  |  |
|    | 1.5.                                        | Obtención de I correspondiente a una frecuencia     | 5   |  |  |  |  |
| 2. | Imp                                         | lementación                                         | 6   |  |  |  |  |
|    | 2.1.                                        | Especificaciones y componentes                      | 6   |  |  |  |  |
|    | 2.2.                                        | Conversor Fase-Amplitud                             | 7   |  |  |  |  |
|    | 2.3.                                        | Acumulador de Fase                                  | 8   |  |  |  |  |
|    | 2.4.                                        | Integración de componentes y simulación             | 9   |  |  |  |  |
|    | 2.5.                                        | Síntesis e implementación para prueba en Arty Z7-10 | 10  |  |  |  |  |
|    | 2.6.                                        | Utilización de IP cores para prueba remota          | .12 |  |  |  |  |
| 3. | Con                                         | clusiones                                           | 15  |  |  |  |  |
| 4. | l. Documentos y referencias                 |                                                     |     |  |  |  |  |
| 5. | 5. Definiciones, acrónimos y abreviaturas16 |                                                     |     |  |  |  |  |

#### 1. Introducción

El presente trabajo fue realizado en el curso de Circuitos Lógicos Programables de la Carrera de Especialización en Sistemas Embebidos, Facultad de Ingeniería, UBA. Consiste en la implementación de un oscilador senoidal controlado numéricamente en un FPGA. NCO senoidal, según sus siglas en inglés (por *numerically controlled oscillator*).

#### 1.1. Descripción general

Un NCO senoidal implementa una señal senoidal a partir de una base de tiempo y componentes digitales. Frente a los circuitos analógicos, uno de los objetivos de esta forma de implementación es evitar la necesidad de calibración debido a los cambios en los componentes producidos con el paso del tiempo. Por otra parte, puede permitir un amplio rango de frecuencias sin sumar excesiva complejidad. Además, facilita el control remoto del sistema.



Figura 1. Diagrama básico de un NCO.

En la Figura 1 se parecían las partes componentes del sistema. El Convertidor Fase-Amplitud (CFA) es una tabla de búsqueda que almacena en memoria los valores de cada muestra de la señal. Si la discretización en el tiempo es de N=10 bits por período, la cantidad de muestras será:

$$2^{10} muestras = 1024 muestras$$
 (1)

En principio, esto implicará 1024 direcciones de memoria, aunque también puede reducirse a un cuarto de esa cantidad si aprovecháramos las simetrías de la señal senoidal. En nuestro caso utilizaremos 1024 direcciones para simplificar el diseño. Esta discretización en el tiempo de 10 bits sería razonable para un DAC con 10 bits de discretización en la amplitud. En nuestro caso utilizaremos una discretización de amplitud de 12 bits.

El Registro de Fase (RF) con la realimentación constituye un Acumulador de Fase, que es de hecho un contador. Este contador debe ser de módulo N para recorrer todas las direcciones de la tabla de búsqueda CFA. Cuando el contador desborda, se vuelve a la fase 0 o valor inicial de la tabla. El Registro de Control de Frecuencia (RCF) puede ser directamente el reloj del sistema.

Este sistema va a ir recorriendo todas las direcciones del CFA de forma periódica. Así, la señal almacenada en el CFA se irá mostrando a su salida.

#### 1.2. Ecuaciones básicas

Partiendo de la Figura 1, puntualizamos las siguientes ecuaciones:

| N                                 | Bits del contador                                    |
|-----------------------------------|------------------------------------------------------|
| 2 <sup>N</sup>                    | Cantidad de muestras por período                     |
| $T_{Reloj} = \frac{1}{F_{Reloj}}$ | Período del reloj o base de tiempo del sistema [seg] |
| $T_0 = T_{Reloj} * 2^N$           | Período de la señal de salida [seg]                  |
| $F_0 = \frac{F_{Reloj}}{2^N}$     | Frecuencia de la señal de salida [Hz]                |

Según las ecuaciones (2), la frecuencia de salida es la frecuencia del reloj del sistema dividido la cantidad de muestras. Esta sería la máxima frecuencia posible con esa cantidad de muestras, 1024 en nuestro caso. Para frecuencias más altas, debemos bajar la cantidad de muestras.

En nuestro caso  $F_{Reloj}=125~\mathrm{MHz}$ . Para el caso de N=10, la frecuencia de la señal resultaría:

$$F_0 = \frac{125 \,\text{MHz}}{1024} = 122,1 \,\text{kHz} \tag{3}$$

#### 1.3. Variando la frecuencia

Para variar la frecuencia introducimos un parámetro I para variar el incremento del contador. Con I=2, la cantidad de muestras de la señal será 512 en lugar de 1024. De este modo, se degrada la señal aunque logramos aumentar su frecuencia dos veces. Introduciendo este nuevo parámetro, las ecuaciones quedan del siguiente modo:

$$T_0 = \frac{T_{Reloj}^* 2^N}{I}$$
 Período de la señal de salida [seg] 
$$F_0 = \frac{F_{Reloj}^* 1}{2^N}$$
 Frecuencia de la señal de salida [Hz]

Nótese que la frecuencia de la señal es proporcional a I. Esto es una gran ventaja a la hora de configurar la frecuencia deseada. Por otra parte, I puede ser un número fraccional, lo que permite no sólo subir sino también bajar la frecuencia.

#### 1.4. Resolución y rango de frecuencia

La frecuencia máxima depende de cuánto se pueda degradar la señal achicando la cantidad de muestras. Si tomamos un valor máximo de  $I_{M\acute{a}ximo}=17$ , nuestra señal se degradará a 60 muestras y la frecuencia máxima será:

$$F_{0\,\text{Máxima}} = \frac{^{125\,\text{MHz}*I_{\text{Máximo}}}}{^{1024}} = 2,075\,\text{MHz}$$
 (5)

Si tomamos a I con valores enteros, nuestra frecuencia mínima y la resolución en frecuencia será directamente los 122,1 kHz calculados en la ecuación (3). Si en cambio permitimos valores de I con fracciones, podemos obtener valor de frecuencia más bajos y con una mejor resolución.

Si por ejemplo agregamos una cantidad R=20 de bits para la parte fraccional, la frecuencia mínima y resolución quedará establecida en:

$$F_{MIN} = \frac{F_{Reloj}^* I_{MIN}}{2^N} = \frac{F_{Reloj}}{2^N * 2^R} = \frac{F_{Reloj}}{2^{N+R}} = 0,1164 \ Hz$$

De esta forma, estaríamos logrando un generador con una frecuencia que va desde 0,1 Hz hasta 2 MHz. La resolución de 0,1 Hz en 2 MHz es 1/20 de parte por millón. Típicamente, la estabilidad de un cristal de cuarzo utilizado para la frecuencia de reloj es de 50 ppm<sup>[4]</sup>. Desde este punto de vista, esta resolución es irreal para estas frecuencias altas. Sí tiene sentido para las frecuencias bajas y medias del orden de los kilohertz.

#### 1.5. Obtención de I correspondiente a una frecuencia

Si necesitamos obtener el valor de I, y más precisamente su formato binario, debemos despejar I de la ecuación (4). Si por ejemplo buscamos una frecuencia de 10 kHz, debemos hacer:

$$F_0 = 10 \text{ kHz} = \frac{125 \text{ MHz}}{1024} * I = 122,1 \text{ kHz} * I$$
 (7)

$$I = \frac{10 \text{ kHz} \cdot 1024}{125 \text{ MHz}} = 0.08192 \tag{8}$$

Este valor, expresado en binario, equivale a 0,00010100111110001011. Si recalculamos el valor de frecuencia para este número binario, la misma resulta  $F_0=9999,96~{\rm Hz}$ . Esta aproximación es más precisa que la estabilidad típica de un cristal de cuarzo.

# 2. Implementación

#### 2.1. Especificaciones y componentes

En la Tabla 1 resumimos los valores elegidos para nuestro prototipo. En la Figura 2 se muestra un diagrama de bloques del sistema diseñado para implementar.

| Parámetro             | Descripción                      | Magnitud  | Unidad |
|-----------------------|----------------------------------|-----------|--------|
| F <sub>0,Máxima</sub> | Frecuencia máxima nominal        | 2.000.000 | Hz     |
| ΔF                    | Resolución nominal en frecuencia | 0,25      | Hz     |
| N                     | Bits de muestreo                 | 10        | b      |
| Q                     | Cuantización del DAC             | 12        | b      |
| M                     | Bits de la parte entera de I     | 5         | b      |
| R                     | Bits de la parte fraccional de I | 20        | b      |
| M+R                   | Bits totales de I y J            | 25        | b      |
| C = N+R               | Bits del Acumulador de Fase      | 30        | b      |

Tabla 1. Características del NCO senoidal a implementar



Figura 2. Diagrama en bloques del oscilador a implementar.

El CFA está constituido por una TdB de 10 bits de entradas (1024 direcciones) y 12 bits de salida. El valor de 12 bits es un valor típico de DAC's y ADC's. Su funcionamiento será asincrónico y compartirá el reset con el contador.

El Acumulador de Fase será resuelto con un contador que tiene una particularidad: los pasos de la cuenta no son sólo de a 1 sino que permite introducirse como parámetro. J es un vector de 25 bits que representa un número entero sin signo. Es otra forma de escribir a I, que tiene M=5 para su parte entera y otros R=20 para su parte fraccional. Como salida, sólo tomamos los 10 bits más significativos del contador.

En la Figura 3 mostramos las correspondencia de los bits del incremento J (de 25 bits), el contador del Acumulador de Fase (30 bits) y la fase de salida al CFA (10 bits). Como se aprecia, los bits menos significativos del incremento y del contador coinciden. Por otra parte, los bits más significativos del contador coinciden con los más significativos de la fase de salida, que va al CFA. Los 5 bits que se superponen entre el incremento y la fase corresponden a la parte entera de I. Es decir, los valores que implican que la señal de salida tenga menos muestras para lograr aumentar la frecuencia. El resto de los bits del incremento (desde 0 a 19) corresponden a la parte fraccional del incremento I. La combinación de los bits de las partes entera y fraccional de I constituyen el vector de bits J, que es un número entero.



Figura 3. Correspondencia de los bits del incremento I, el contador y la fase.

Si deseamos calcular la frecuencia de salida con J, debemos partir de que J es  $2^R$  veces I. Entonces, deberíamos hacer lo siguiente:

$$J = I * 2^R \tag{9}$$

$$F_0 = \frac{F_{Reloj} * I}{2^N} = \frac{F_{Reloj} * J}{2^N * 2^R} = \frac{F_{Reloj}}{2^{N+R}} * J = F_{MIN} * J$$
 (10)

La ecuación (10) muestra una forma simple de calcular  $F_0$  en función de J y viceversa. Y es mucho más simple trabajar con números enteros para su pasaje entre decimal y binario. De todos modos, tener presente cuándo I es mayor a 1 es importante para saber cuándo la señal de salida se empieza a degradar producto de la disminución de muestras a la salida.

#### 2.2. Conversor Fase-Amplitud

Este bloque tiene como entrada el reset y la fase; y como salida la muestra correspondiente. Además está definido como parámetro la cantidad de bits de la cuantización de la amplitud de la muestra. Esto fue definido como:

Si Q\_BITS\_DATO es menor a 12, la salida tomará los bits más significativos. La cantidad de bits de la cuantización en el tiempo también está definida como parámetro, pero está implementada sólo para 10 bits.

El núcleo de esta entidad es la definición de su tabla de búsqueda (TdB o LUT). En la misma pueden apreciarse un extracto de las 1024 muestras de 12 bits cada una:

(...)

Para un valor de fase\_i dado (que debe estar entre 0 y 1023), la tabla de búsqueda devuelve una muestra. Esta entidad fue implementada de forma asincrónica.

Este código y todo el proyecto se encuentra almacenado en el repositorio:

https://github.com/gcapora/CESE\_CLP\_TP

#### 2.3. Acumulador de Fase

La declaración de la entidad es la siguiente:

```
entity acumulador is
    generic (
        N_BITS_MUESTRAS : positive := 10; -- Bits necesario para las N muestras
        J_BITS_INCREMENTO : positive := 25; -- Bits del incremento J
        C_BITS_CONTADOR : positive := 30 -- Bits del contador del AF
);
    port (
        reloj_i : in std_logic;
        reset_i : in std_logic;
        habilitar_i : in std_logic;
        incremento_i : in std_logic vector(J_BITS_INCREMENTO - 1 downto 0);
        fase_o : out std_logic_vector(N_BITS_MUESTRAS - 1 downto 0)
);
end entity acumulador;
```

En el Acumulador de Fase, podemos definir cualquier valor de bits para las muestras de la señal (que en nuestro caso debe ser 10), el incremento J de la resolución en frecuencia y el contador del AF.

El comportamiento del AF es el siguiente:

El contador se sincroniza con el reloj de entrada. Ídem con la entrada habilitante. El reset funciona de manera asincrónica. Dejamos que el contador desborde para retomar la fase inicial. Esto nos impone que el CFA tenga una cantidad de muestras que sea una potencia de 2. Por último, se asignan los N\_BITS\_MUESTRAS más significativos del contador a la fase de salida fase\_o.

#### 2.4. Integración de componentes y simulación

Los bloques CFA y AF se integraron en la entidad seno, definida dentro de seno.vhd. Tiene definidos todos los parámetros de las entidades acumulador y cfa\_seno. Tiene como entrada a las entradas de acumulador. Y como salida a la salida de cfa\_seno. Además define una señal para conectar la fase de salida de acumulador con la fase de entrada de cfa\_seno. Todo esto puede verse en la arquitectura de la entidad:

```
architecture seno_arq of seno is
    signal fase : std_logic_vector(BITS_MUESTRAS - 1 downto 0);
begin
    AF: entity work.acumulador
         generic map(
             N_BITS_MUESTRAS => BITS_MUESTRAS,
             J BITS INCREMENTO => BITS INCREMENTO,
             C BITS CONTADOR => BITS CONTADOR
             reloj_i
                          => s_reloj_i,
             reset_i => s_reset_i,
habilitar_i => s_habilitar_i,
incremento_i=> s_incremento_i,
fase_o => fase
    CFA: entity work.cfa_seno
         generic map(
             Q_BITS_DATO => BITS_DATO
             reset_i => s_reset_i,
             fase_i => fase,
             seno_o => s_seno_o
         );
 nd architecture seno arq;
```

La simulación fue hecha inicialmente con GHDL y GTKwave. En la figura se muestra una simulación para una señal de 10 kHz. Las ventajas de GHDL y GTKwave son su simplicidad y

rapidez de utilización. Su utilización no exige especificar un FPGA sino que prueba la interconexión de componentes funcionales.



Figura 4. Simulación en GTKwave para una señal de 10 kHz.

En la simulación se configuró la frecuencia calculada en la ecuación (8). Como se aprecia en la figura, la frecuencia tiene un período de 100 us, o 10 kHz, tal como se había buscado.

#### 2.5. Síntesis e implementación para prueba en Arty Z7-10

Para la prueba en la placa abrimos un proyecto en Vivado y cargamos los archivos fuente .vhd, el archivo de simulación que prueba las fuentes, la plantilla de restricciones y seleccionamos la placa Arty Z7-10. Empezamos por el RTL Analysis. En las figuras 5, 6 y 7 se muestran los esquemáticos de conexiones:



Figura 5. Diagrama esquemático del NCO senoidal.



Figura 6. Detalle del esquemático del CFA.



Figura 8. Detalle del esquemático del AF.

Luego continuamos con la simulación de comportamiento en Vivado, que resulta ser similar a la realizada previamente. Lo probamos para 1 MHz:



**Figura 9.** Simulación en Vivado para  $F_0 = 1$  MHz.

Entonces comenzamos con la Synthesis y luego la Implementation. La figura 10 muestra el esquemático de la Synthesis. Los componentes lógicos de las figuras anteriores fueron reemplazados por los que efectivamente tiene la placa a utilizar.



Figura 10. Esquema del sistema sintetizado, con el CFA ampliado.

#### 2.6. Utilización de IP cores para prueba remota

En este punto, necesitamos utilizar alguna de las entidades de procesamiento de propiedad intelectual (IP core) para probar el desarrollo en una placa física concreta. En primera instancia utilizamos el IP core VIO. Los archivos utilizados para programar la placa son:

Vivado\_VIO\NCO senoidal VIO.runs\impl\_1\seno\_VIO.bit
Vivado\_VIO\NCO senoidal VIO.runs\impl\_1\seno\_VIO.ltx

Tras abrir el servidor y programar la placa, pudimos visualizar el funcionamiento en la siguiente ventana:



**Figura 11.** Probando oscilador con VIO a una  $F_0 = 0,11$  Hz.

Dado que la interfaz VIO actualiza la información para tiempos bastantes largos, programamos al NCO en su frecuencia más baja de 0,11 Hz. Esto nos permitió verificar que la implementación funciona, aunque no nos muestra la forma de la señal senoidal.

Lo que siguió fue incorporar un IP core ILA. El mismo nos permite mostrar señales de la placa como si fuera un analizador de datos. Además, permite mostrar los vectores de bits como números decimales o en forma analógica. Con el core VIO configuramos la frecuencia y con el core ILA analizamos la señal. La figura 12 nos da una de las señales.



**Figura 12.** Probando oscilador con ILA a una  $F_0$  = 100 kHz.

En la señal captamos el momento en que vuelve a pasar por el mismo punto. La diferencia de muestras nos dio 1250 muestras. Esta cantidad de muestras por el período del reloj resultó ser:

$$T_0 = 1250 * T_{Reloj} = \frac{1250}{F_0} = 10 \,\mu\text{s}$$
 (11)

$$F_0 = \frac{1}{T_0} = \frac{F_{Reloj}}{1250} = 100 \text{ kHz}$$
 (12)

En la figura 13, configuramos una frecuencia de 2 MHz. En la imagen, ya puede verse el efecto de la discretización en el tiempo. Esto no es deseable pero es lo mejor posible para una frecuencia de reloj de 125 MHz.



**Figura 13.** Probando oscilador con ILA a una  $F_0 = 2$  MHz.

#### 3. Conclusiones

A lo largo del presente trabajo hemos presentado el diseño, la implementación y la prueba física de nuestro NCO senoidal. Hemos logrado configurar una frecuencia variable y establecer una salida de 12 bits utilizando una tabla de búsqueda. La prueba en prototipo se ha hecho de forma remota y ha resultado exitosa.

Uno de los aspectos tan poderosos de la FPGA es que permite configurar diversas entidades y procesos que, de hecho, funcionan como unidades de procesamiento (cores) concurrentes. Es decir: hay un procesamiento en paralelo y no es serie, como es lo que ocurre con un microprocesador de núcleo único.

Una mejora que podría tener este desarrollo es lograr implementar toda la señal a partir de un cuarto de onda, aprovechando las simetrías de la señal seno. Hemos utilizado una cantidad de muestras direccionables con 10 bits. Si implementáramos la señal completa a partir del cuarto de onda, utilizaríamos casi la misma cantidad de TdB's (o LUT's) pero con un muestreo de 12 bits, en sintonía con la cuantización en amplitud de 12 bits.

# 4. Documentos y referencias

- [1] Álvarez, Nicolás. "NCO (Numerically Controlled Oscillator)" (presentación), Sistemas Digitales 66.17, Facultad de Ingeniería, UBA.
- [2] Álvarez, Nicolás (2018). "Circuitos lógicos programables: Ciclo de desarrollo con Vivado (Práctica 1)", curso de Circuitos Lógicos Programables, CESE, Facultad de Ingeniería, UBA.
- [3] Repositorio del proyecto: <a href="https://github.com/gcapora/CESE">https://github.com/gcapora/CESE</a> CLP TP.
- [4] Wikipedia, "Oscilador de cristal". Consultado en: <a href="https://es.wikipedia.org/wiki/Oscilador de cristal">https://es.wikipedia.org/wiki/Oscilador de cristal</a> (junio de 2023).

### 5. Definiciones, acrónimos y abreviaturas

- 1. ADC Conversor Analógico-Digital
- 2. CESE Carrera de Especialización en Sistemas Embebidos
- 3. DAC Conversor Digital-Analógico
- 4. FIUBA Facultad de Ingeniería de la Universidad de Buenos Aires
- 5. FPGA Matriz de compuertas lógicas programables (Field Programable Gate Array)
- 6. LUT Look-up table, equivalente a TdB
- 7. N/A No aplica
- 8. ppm Parte por millón
- 9. TdB Tabla de búsqueda, equivalente a LUT